下拉电阻怎么工作?下拉电阻搞清楚没
下拉电阻怎么工作?下拉电阻搞清楚没3、GPIOx-ODR输出“1”,经输出控制反相变为“0”,N-MOS断开,Pin由于下拉电阻的作用,输出“0”2、GPIOx-ODR输出“0”,经输出控制反相变为“1” ,N-MOS导通,Pin输出“0”。具有下拉功能的复用功能开漏如上图所示,具有下拉功能的开漏输出电路分析如下:1、可能是三态门电路控制最后一级缓冲极反相器为开漏电路,即P-MOS长断开,N-MOS由输出信号控制通断。
按照老师讲课的电路分析和网上无数帖子的阐述:
上拉电阻把输出引脚拉到高电平;下拉电阻把输出引脚拉到低电平。
如上图所示,不管什么型号的STMFx的芯片,都会在GPIO功能中列出:
具有下拉功能的开漏输出;
具有下拉功能的复用功能开漏
如上图所示,具有下拉功能的开漏输出电路分析如下:
1、可能是三态门电路控制最后一级缓冲极反相器为开漏电路,即P-MOS长断开,N-MOS由输出信号控制通断。
2、GPIOx-ODR输出“0”,经输出控制反相变为“1” ,N-MOS导通,Pin输出“0”。
3、GPIOx-ODR输出“1”,经输出控制反相变为“0”,N-MOS断开,Pin由于下拉电阻的作用,输出“0”
似乎下拉的开漏电路永远输出“0”。
难道这就是下拉功能的开漏输出电路的功能,可是什么时间会用到呢?